Système
L'équipement se compose de 2 simulateurs qui utilisent des systèmes largement établis dans la technique de contrôle et d'automatisation. P>
Avec ces systèmes, vous pouvez apprendre les techniques de base pour les systèmes Technologie pour l'Industrie 4.0 et " Internet of Thinks (IoT). P>
Cela fournira les bases pour créer des systèmes de communication et des capteurs à réaction rapide, comme requis dans les microcontrôleurs ou les systèmes portables. P>
Comprend les systèmes suivants:
- Simulateur Internet intégré
- Simulateur de FPGA LI> UL>
Fonctions STRONG> P>
Simulateur Internet intégré U> P>
& nbsp; Embedded Internet Trainer fournit aux étudiants une compréhension approfondie des protocoles de communication numérique avancés et du développement de systèmes Internet embarqués. P>
Simulateur de FPGA U> P>
Le FPGA (Field Programmable Gate Array Trainer) fournit une plate-forme pour l'apprentissage de la programmation FPGA en VHDL ou Verilog. Le simulateur comprend une carte de développement FPGA, des cartes LED, des cartes de circuits imprimés, une carte double à 7 segments, une carte prototype, une carte D / A série et une carte de sortie d'alimentation. P>
Tous les kits incluent le matériel d'essai, l'alimentation, les câbles, les logiciels et les instructions de test. P>
Groupe cible
STRONG>Le groupe cible est constitué d'étudiants en régulation ou en automatisation dans les collèges et les universités. L'équipement d'expérimentation de laboratoire convient également pour des projets de recherche dans les universités dans les sujets respectifs.
Thèmes STRONG> P>
Simulateur Internet intégré U> P>
- Protocoles Ethernet, DLC, MAC, ARP, TCP, IP, UDP, ICMP, HTTP et POP3
- Structure de paquets MAC et création de messages à l'aide de microcontrôleurs
- Stratégie de communication et flux d'information
- Injecteurs de paquets et débogueurs
- Heure et message de données via UDP
- Envoyer du code HTML en utilisant le protocole HTTP et recevoir du HTML
- Envoyer un e-mail en utilisant le protocole SMTP
- Transfert de données individuel en utilisant UDP
Simulateur de FPGA U> P>
- Technologie PLD
- Introduction à QUARTUS II
- Descripteur de language
- Logique combinée utilisant HDL
- Tâche à la logique combinée
- Logique séquentielle
- Compteur Modulo-soixante LI> UL>